병렬 출력을 갖는 LFSR 구조를 적용한 HIGHT 프로세서 설계

논문상세정보
' 병렬 출력을 갖는 LFSR 구조를 적용한 HIGHT 프로세서 설계' 의 주제별 논문영향력
논문영향력 선정 방법
논문영향력 요약
주제
  • block cipher
  • hight
  • keyschedule
  • lfsr
  • parallel processing
동일주제 총논문수 논문피인용 총횟수 주제별 논문영향력의 평균
95 0

0.0%

' 병렬 출력을 갖는 LFSR 구조를 적용한 HIGHT 프로세서 설계' 의 참고문헌

  • 센서네트워크에 적용 가능한 HIGHT 알고리즘의 최적화 구현 기법
    서화정 한국정보통신학회논문지 15 (7) : 1510 ~ 1516 [2011]
  • Parallel and multiplex architecture of AES-CCM coprocessor Implementation for IEEE802.15.4Wireless Sensor Networks
    F. Bin 2013 Fourth International Conf. on Emerging Intelligent Data and Web Technologies : 149 ~ 153 [2013]
  • Implementation of HIGHT cryptic circuit for RFID tag
    Y. I. Lim IEICE Electronic Express 6 (4) : 180 ~ 186 [2009]
  • HIGHT: A new block cipher suitable for low-resource device
    D. Hong Proc. CHES2006 LNCS 4249 : 46 ~ 59 [2001]
  • An Energy-Efficient AES-CCM Implementation for IEEE802.15.4 Wireless Sensor Networks
    L. Huai 2009International Conf. on Networks Security, Wireless Communications and Trusted Computing : 394 ~ 397 [2009]
  • AES implementation on grain of sand
    M. Feldhofer IEE Proc. Information Security 152 (1) : 13 ~ 20 [2005]
  • A compact rijndael hardware architecture with S-Box optimization
    A. Satoh Proc. ASIACRYTP2001 LNCS 2248 : 239 ~ 254 [2001]