연구동향 분석
홈
알림
이용안내
오류접수
API
서비스소개
인기 연구 키워드 :
인기 활용 키워드 :
신소영
연구자 Analysis
발표논문
연구자 Analysis
발표논문
년도별 발표논문
검색결과
제목
활용도
공유도
영향력
Design of Voltage and Temperature-tolerant Clock Path and Phase Error Corrector for High-Speed DRAM Interface = 고속 DRAM 인터페이스를 위한 전압 및 온도에 둔감한 클록 패스와 위상 오류 교정기 설계
신소영
서울대학교 대학원[2021]
Google Scholar
네이버 전문정보